内容简介:
中国的集成电路产业的落后不仅体现在制作工艺上,也体现在设计工具上。本书采用了Xilinx最新的设计工具Vivado和带ARM Cortex-A9硬核的第七代FPGA,以简单易用的Robei可视化芯片设计软件为基础,重点讲述集成电路可视化的框图设计模式,并循序渐进,逐步引导读者从零开始掌握Verilog语言和集成电路设计方式。Robei软件是小巧而灵活的芯片设计仿真工具,对系统要求不高,设计响应快,具有很多开放设计模型。本书结构一改传统说教方式,主张实践中学习,强调动手能力,为读者划分了七天的学习内容,每一天的内容都非常充实,只有在实战中摸爬滚打,才能领悟更深。